コンテンツにスキップ

PA-RISC

出典: フリー百科事典『ウィキペディア(Wikipedia)』
PA-RISC (HP/PA)
開発者 ヒューレット・パッカード
ビット数 64ビット (32→64)
発表 1986年 (1996年 PA-RISC 2.0)
バージョン 2.0 (1996年)
デザイン RISC
エンコード Fixed
ブランチ Compare and branch
エンディアン ビッグエンディアン
拡張 MAX, MAX-2
オープン No
レジスタ
汎用 32
浮動小数点 32 64ビット (PA-RISC 1.0では16 64ビット)

PA-RISC (HP) Systems & VLSI Technology Operation 

RISCPAPrecision ArchitectureHP/PAHewlett Packard Precision Architecture

1986226PA-RISCTS1 HP 3000 Series 930  HP 9000 Model 840 [1][2]

HP ItaniumIA-64 ISAPA-RISCItanium[3]2008PA-RISC HP 9000 2013[4]

[]

PA-RISC

1980HPCISCCPU使4180286PC/AT Vectra 3168000使UNIX HP Series 300 2 Silicon-on-sapphire (SOS) 使HP 16CPUHP3000FOCUS使UNIX HP 9000 1632HPPCPA-RISC RISC CPU 

Precision Architecture 198632326416161.132Allen BaumHans JeansMichael J. MahonRuby Bei-Loh LeeRussel KaoSteve MuchnickTerrence C. MillerDavid FotlandWilliam S. Worley [5]

PA-7000[]

HP PA-RISC 7300LC 

PA-RISC32TS1TTL (74F) CPUVLSI使NMOSNS1NS2CMOSCS1PCX1980PA-RISCHP3000930950使SpectrumOSMPE/iXHP 9000PA-RISCOSHPUNIXHP-UX

PA-RISCMachLinuxOpenBSDNetBSDNEXTSTEPWindows NT

PA-RISCL2使PA-7100LCPA-7300LCL2PA-RISC7100LC"Multimedia Acceleration eXtensions (MAX)" (SIMD) 

PA-8000[]


1996ISA64PA-RISC 2.0 MAX SIMD  PA-RISC 2.0 19961PA-8000 PA-8000101997PA-8200PA-8000TLB

PA-85001.5MDDR2GB/s22048TLB120160

86008500"quasi-LRU instruction cache eviction policy"LRU870086002.25MBLRU使使使HP

PA-8800Mako22SMP88001.5MHP32MBL26.4GB/sItanium2PA-RISCItanium

PA-89008800L264MB8800PA-RISC

HPPA-RISCMIPS使PA-RISCMIPS

モデルの変遷[編集]

モデル 別名 登場年 周波数[MHz] メモリバス[MB/s] プロセス[μm] トランジスタ[百万個] ダイサイズ[mm2] 電力[W] Dキャッシュ[kB] Iキャッシュ[kB] L2キャッシュ[MB] ISA 備考
TS-1 ? 1986 8 ? ? ? ? ? 1.0
CS-1 ? 1987 8 ? 1.6 0.164 72.93 1 0.25 1.0 [6]
NS-1 ? 1987 25/30 ? 1.5 0.144 70.56 ? ? ? 1.0 [7]
NS-2 ? 1989 27.5/30 ? 1.5 0.183 196 27 512 512 1.0 [8]
PCX ? 1990 ? ? ? ? ? ? ? ? ? 1.0
PCX-S PA-7000 1991 66 ? 1.0 0.58 201.6 ? 256 256 1.1a
PCX-T PA-7100英語版 1992 33–100 ? 0.8 0.85 196 ? 2048 1024 1.1b
PCX-T PA-7150 1994 125 ? 0.8 0.85 196 ? 2048 1024 1.1b
PCX-T' PA-7200英語版 1994 120 960 0.55 1.26 210 30 1024 2048 1.1c
PCX-L PA-7100LC英語版 1994 60–100 ? 0.75 0.9 201.6 7–11 1 2 1.1d
PCX-L2 PA-7300LC 1996 132–180 ? 0.5 9.2 260.1 ? 64 64 0–8 1.1e
PCX-U PA-8000英語版 1996 160–180 960 0.5 3.8 337.68 ? 1024 1024 2.0
PCX-U+ PA-8200 1997 200–240 960 0.5 3.8 337.68 ? 2048 2048 2.0
PCX-W PA-8500 1998 300–440 1920 0.25 140 467 ? 1024 512 2.0 [9]
PCX-W+ PA-8600 2000 360–550 1920 0.25 140 467 ? 1024 512 2.0 [9]
PCX-W2 PA-8700(+) 2001 625–875 1920 0.18 186 304 <7.1@1.5 V 1536 768 2.0
Mako PA-8800 2003 800–1000 6400 0.13 300 361 ? 768/core 768/core 32 2.0
Shortfin PA-8900 2005 800–1100 6400 0.13 ? ? ? 768/core 768/core 64 2.0

脚注・出典[編集]

  1. ^ "One Year Ago". (26 February 1987). Computer Business Review.
  2. ^ Hewlett-Packard Company (September 1987). Hewlett-Packard Journal 38 (9): p. 3.
  3. ^ PA-RISCの歴史に幕、HPが最後の製品リリースでItaniumへの移行を完了 マイナビ、2005年6月1日
  4. ^ How long will HP continue to support HP 9000 systems?
  5. ^ Smotherman, Mark (2 July 2009). Recent Processor Architects.
  6. ^ Marston, A. et al. (1987). "A 32b CMOS single-chip RISC type processor". ISSCC Digest of Technical Papers. pp. 28–29.
  7. ^ Yetter, J. et al. (1987). "A 15 MIPS 32b Microprocessor". ISSCC Digest of Technical Papers.
  8. ^ Boschma, Brian D. et al. (1989). "A 30 MIPS VLSI CPU". ISSCC Digest of Technical Papers. pp. 82–83, 299
  9. ^ a b HP L1000 & L2000 (rp5400/5450) Servers OpenPA.net

外部リンク[編集]