Static Random Access Memory

出典: フリー百科事典『ウィキペディア(Wikipedia)』
NESクローンに使われていた2K×8ビットSRAM

Static RAMSRAMDRAMRAM()

RAMRandom Access MemoryDRAM

[]


SRAMRAMDRAM











[1]volatile memory

DRAMSRAMSRAM

[]

FET6 CMOS SRAM 

SRAM422 0  12SRAM16MOSFET6T使

8T10T[2][3]SRAM使使



6T3T[4][5]1TDRAMSRAM1T-SRAM

WL2M5 M6 BLBL使2

SRAM High  Low DRAMcharge sharingHighLowSRAMSRAMDRAMSRAMSRAMDRAM

 m nSRAM2m  2m × n

SRAM []


SRAM3SRAM (readability) (write stability)3

[]


M5 M6 2M1 M4 

[]


Q 1 1WLQQQ 1BLBLM1M5 0 BLM4M6VDD 1 0 BL 1BL 0 BLBL 1 0 

[]


0  0 BL 1BL 0 RS 1WLSRAM

[]


70ns705ns10ns015ns30ns

[]


DRAM

DRAM使


[]


SRAMDRAMIC使[ 1]



NVRAM, BIOS

SRAM


2832k×8XXC256 16M

使18M256k×72


RAM32128KB

x868KBMB

使

ICASICKB

FPGACPLD

SRAMFPGASRAMLUT

[]


KBSRAMMBSRAM

SRAM使[]

[]


SRAM使CPUSRAMSRAM使CD-ROMCD-RW256KBSRAM使SRAM使[]

[]


SRAMDRAMSRAM Chip Enable (CE)Write Enable (WE)Output Enable (OE) 3SRAM Clock (CLK) []

[]

nvSRAM[]


nvSRAMSRAMnvSRAMBBSRAM (Battery Backup SRAM) nvSRAM使SRAMnvSRAM

SRAM[]


SRAM4Kb32Mb使ICIPDSLAM使

[]


 - TTLECL使

MOSFET - CMOS使

[]


 - 

 - 使

[]


ZBT (zero bus turnaround) - SRAMZBT SRAM

syncBurst - SRAM

DDR SRAM - DDRSRAM

QDR SRAM - QDRSRAM

[]

注釈[編集]

  1. ^ そのような動作モードを設計としてハードウェア的に持っている製品もある。

出典[編集]

  1. ^ Sergei Skorobogatov (June 2002). Low temperature data remanence in static RAM. University of Cambridge, Computer Laboratory. http://www.cl.cam.ac.uk/techreports/UCAM-CL-TR-536.html 2008年2月27日閲覧。. 
  2. ^ A 160 mV Robust Schmitt Trigger Based Subthreshold SRAM
  3. ^ United States Patent 6975532: Quasi-static random access memory
  4. ^ United States Patent 6975531: 6F2 3-transistor DRAM gain cell
  5. ^ 3T-iRAM(r) Technology

関連項目[編集]